AMD, судя по последним данным из отрасли, готовится к одному из самых заметных архитектурных скачков за последние годы. Стандартный вычислительный чиплет CCD на базе микроархитектуры Zen 6 должен впервые в истории компании получить существенное увеличение числа полноценных процессорных ядер — сразу на 50%. Речь идет не о компактных энергоэффективных ядрах с пониженными частотами, а о полноразмерных CPU-ядрах, способных стабильно работать на высоких тактовых частотах, как и в предыдущих поколениях Ryzen.
Ожидается, что Zen 6 CCD будет включать 12 процессорных ядер, объединенных в один вычислительный комплекс CCX, тогда как у Zen 5 таких ядер восемь. Пропорционально вырастет и объем кэша третьего уровня: вместо 32 МБ он достигнет 48 МБ на один чиплет, что также соответствует приросту на 50%. При этом физические размеры кристалла останутся близкими к текущему поколению. По слухам, площадь Zen 6 CCD составит около 76 мм², что лишь немного больше примерно 71 мм² у Zen 5, и это станет возможным благодаря переходу на более современный техпроцесс.
Ключевым фактором такого роста станет использование 2-нм техпроцесса TSMC N2 с транзисторами типа nanosheet. Он обеспечивает значительно более высокую плотность размещения транзисторов по сравнению с 4-нм FinFET-технологией N4P, применяемой для Zen 5. Это дает AMD пространство для наращивания числа ядер и кэша без резкого увеличения энергопотребления или размеров кристалла.
На фоне усилий Intel, которая, по слухам, делает ставку на увеличенные объемы кэша последнего уровня в старших процессорах Core Ultra 400 Nova Lake-S, AMD также готовит ответ. Сообщается, что Zen 6 CCD изначально проектируется с полной поддержкой 3D V-Cache. В перспективе это может привести к появлению новых X3D-процессоров с объемом L3-кэша до 144 МБ на один чиплет и до 288 МБ суммарно в настольных решениях для сокета AM5. Если эти планы подтвердятся, Zen 6 станет не просто эволюцией, а серьезным шагом вперед как в многопоточной производительности, так и в игровых сценариях.
